计算机等级

计算机等级四级考试嵌入式系统开发工程师文章
北京上海天津重庆更多

2019年嵌入式系统开发工程师考试复习要点三

2019年07月25日 15:33:08来源:计算机等级考试网
导读:为了帮助大家考前巩固知识,今天小编帮大家整理了计算机四级嵌入式系统开发工程师考试重点,希望帮各位考生进行系统复习,提升成绩。

9月份的计算机等级考试时间即将到来,你准备的怎么样了?坦途网计算机等级考试频道帮大家准备了大量练习踢和提分技巧,方便大家进行计算机等级考试练习。今天小编和大家分享下嵌入式系统开发工程师的知识点,希望对报考这个科目的考生有所帮助。

1、逻辑电路基础

(1)根据电路是否具有存储功能,将逻辑电路划分为:组合逻辑电路和时序逻辑电路。

(2)组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路的状态无关。常用的逻辑电路有译码器和多路选择器等。

(3)时序逻辑电路:电路任一时刻的输出不仅与该时刻的输入有关,而且还与该时刻电路的状态有关。因此,时序电路中必须包含记忆元件。触发器是构成时序逻辑电路的基础。常用的时序逻辑电路有寄存器和计数器等。

(4)真值表、布尔代数、摩根定律、门电路的概念。

(5)NOR(或非)和NAND(与非)的门电路称为全能门电路,可以实现任何一种逻辑函数。

(6)译码器:多输入多输出的组合逻辑网络。

每输入一个n位的二进制代码,在m个输出端中多有一个有效。当m=2n是,为全译码;当m<2n时,为部分译码。

(7)由于集成电路的高电平输出电流小,而低电平输出电流相对比较大,采用集成门电路直接驱动LED时,较多采用低电平驱动方式。液晶七段字符显示器LCD利用液晶有外加电场和无外加电场时不同的光学特性来显示字符。

(8)时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态合适更新。同步是时钟控制系统中的主要制约条件。

(9)在选用触发器的时候,触发方式是必须考虑的因素。触发方式有两种:电平触发方式:具有结构简单的有点,常用来组成暂存器。

边沿触发方式:具有很强的抗数据端干扰能力,常用来组成寄存器、计数器等。

以上就是小编要和各位考生分享的全部内容了,如果您想了解更多,请持续关注坦途网,小编会在这里继续更新关于全国计算机等级考试信息,给大家带来一线的资讯,帮助大家高分拿证。“世上无难事,只怕有心人”,不管考试在难,只要你用心去发现技巧,总结经验,就一定会有好的回报的。


温馨提示:因考试政策、内容不断变化与调整,坦途网提供的以上信息仅供参考,如有异议,请考生以权威部门公布的内容为准!

计算机等级培训课程免费试听

预约免费体验课

教育顾问会第一时间安排您的体验课!

课程预约立即提交
最新文章
电话咨询在线咨询资料领取